為滿足高職高專“實(shí)用型”和“技能型”人才培養(yǎng)目標(biāo)的教學(xué)需求,本書(shū)以“實(shí)用、夠用”為度,在保證基礎(chǔ)知識(shí)和基本技能的基礎(chǔ)上,貫徹“理論與實(shí)踐相結(jié)合,以應(yīng)用為目的”的原則安排內(nèi)容。全書(shū)共分7章,主要內(nèi)容包括數(shù)字邏輯基礎(chǔ)、組合邏輯電路、觸發(fā)器、時(shí)序邏輯電路、脈沖信號(hào)的產(chǎn)生與整形電路、數(shù)/模與模/數(shù)轉(zhuǎn)換器、可編程邏輯器件。此外,書(shū)中另設(shè)有“本章小結(jié)”、“習(xí)題”、“技能訓(xùn)練”和“知識(shí)拓展”4個(gè)模塊,有利于學(xué)生鞏固基礎(chǔ)知識(shí),培養(yǎng)動(dòng)手能力,拓寬知識(shí)面。
本書(shū)可作為高職院校電子類、計(jì)算機(jī)應(yīng)用類、自動(dòng)化類專業(yè)以及相關(guān)專業(yè)課程的教材,也可作為職業(yè)技術(shù)培訓(xùn)教材或供有關(guān)技術(shù)人員參考。
第1章 數(shù)字邏輯基礎(chǔ)
本章導(dǎo)讀
1.1 數(shù)制與代碼
1.1.1 數(shù)制的基本概念
1.1.2 常用計(jì)數(shù)制
1.1.3 數(shù)制轉(zhuǎn)換
1.1.4 常用編碼
1.1.5 帶符號(hào)二進(jìn)制數(shù)的表示法
1.2 邏輯代數(shù)基礎(chǔ)
1.2.1 邏輯代數(shù)的基本運(yùn)算
1.2.2 常用復(fù)合邏輯
1.2.3 正負(fù)邏輯
1.2.4 邏輯代數(shù)的基本公式與運(yùn)算規(guī)則
1.2.5 邏輯函數(shù)的描述方法
1.2.6 邏輯函數(shù)的化簡(jiǎn) 第1章 數(shù)字邏輯基礎(chǔ)
本章導(dǎo)讀
1.1 數(shù)制與代碼
1.1.1 數(shù)制的基本概念
1.1.2 常用計(jì)數(shù)制
1.1.3 數(shù)制轉(zhuǎn)換
1.1.4 常用編碼
1.1.5 帶符號(hào)二進(jìn)制數(shù)的表示法
1.2 邏輯代數(shù)基礎(chǔ)
1.2.1 邏輯代數(shù)的基本運(yùn)算
1.2.2 常用復(fù)合邏輯
1.2.3 正負(fù)邏輯
1.2.4 邏輯代數(shù)的基本公式與運(yùn)算規(guī)則
1.2.5 邏輯函數(shù)的描述方法
1.2.6 邏輯函數(shù)的化簡(jiǎn)
本章小結(jié)
習(xí)題
知識(shí)拓展
第2章 組合邏輯電路
本章導(dǎo)讀
2.1 集成邏輯門電路
2.1.1 TTL邏輯門電路
2.1.2 CMOS集成邏輯門
2.1.3 集成邏輯門電路的使用
2.2 組合邏輯電路的分析與設(shè)計(jì)
2.2.1 組合邏輯電路的分析
2.2.2 組合邏輯電路的設(shè)計(jì)
2.3 組合邏輯模塊及其應(yīng)用
2.3.1 編碼器
2.3.2 譯碼器
2.3.3 數(shù)據(jù)選擇器
2.3.4 數(shù)據(jù)分配器
2.3.5 算術(shù)運(yùn)算電路
2.3.6 組合邏輯電路中的競(jìng)爭(zhēng)與冒險(xiǎn)
本章小結(jié)
習(xí)題
技能訓(xùn)練
知識(shí)拓展
第3章 觸發(fā)器
本章導(dǎo)讀
3.1 基本觸發(fā)器
3.1.1 觸發(fā)器的功能描述及分類
3.1.2 基本RS觸發(fā)器
3.2 常用觸發(fā)器
3.2.1 時(shí)鐘同步觸發(fā)器
3.2.2 主從觸發(fā)器
3.2.3 邊沿觸發(fā)器
3.2.4 T和T’觸發(fā)器
3.2.5 CMOS觸發(fā)器
3.2.6 不同類型觸發(fā)器之間的轉(zhuǎn)換
本章小結(jié)
習(xí)題
技能訓(xùn)練
知識(shí)拓展
第4章 時(shí)序邏輯電路
本章導(dǎo)讀
4.1 時(shí)序邏輯電路的分析方法
4.1.1 同步時(shí)序邏輯電路的分析方法
4.1.2 時(shí)序邏輯電路的狀態(tài)轉(zhuǎn)換表
4.1.3 時(shí)序邏輯電路的狀態(tài)轉(zhuǎn)換圖
4.1.4 時(shí)序邏輯電路的狀態(tài)機(jī)流程圖和時(shí)序圖
4.1.5 異步時(shí)序邏輯電路的分析方法
4.2 常用的時(shí)序邏輯電路
4.2.1 同步計(jì)數(shù)器
4.2.2 異步計(jì)數(shù)器
4.2.3 數(shù)碼寄存器和移位寄存器
本章小結(jié)
習(xí)題
技能訓(xùn)練
知識(shí)拓展
第5章 脈沖信號(hào)的產(chǎn)生與整形電路
本章導(dǎo)讀
5.1 施密特觸發(fā)器
5.1.1 用門電路組成的施密特觸發(fā)器
5.1.2 集成施密特觸發(fā)器
5.1.3 施密特觸發(fā)器的應(yīng)用
5.2 單穩(wěn)態(tài)觸發(fā)器
5.2.1 用門電路組成的單穩(wěn)態(tài)觸發(fā)器
5.2.2 集成單穩(wěn)態(tài)觸發(fā)器
5.2.3 單穩(wěn)態(tài)觸發(fā)器的應(yīng)用
5.3 多諧振蕩器
5.3.1 用門電路組成的多諧振蕩器
5.3.2 石英晶體多諧振蕩器
5.4 集成555定時(shí)器
5.4.1 555定時(shí)器的電路結(jié)構(gòu)和基本功能
5.4.2 555定時(shí)器的應(yīng)用舉例
本章小結(jié)
習(xí)題
技能訓(xùn)練
知識(shí)拓展
第6章 數(shù)/模與模/數(shù)轉(zhuǎn)換器
本章導(dǎo)讀
6.1 數(shù)/模轉(zhuǎn)換器(DAC)
6.1.1 權(quán)電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器
6.1.2 倒T型電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器
6.1.3 權(quán)電流型D/A轉(zhuǎn)換器
6.1.4 D/A轉(zhuǎn)換器的主要技術(shù)指標(biāo)
6.2 模/數(shù)轉(zhuǎn)換器(ADC)
6.2.1 A/D轉(zhuǎn)換的基本原理
6.2.2 并聯(lián)比較型A/D轉(zhuǎn)換器
6.2.3 逐次逼近型A/D轉(zhuǎn)換器
6.2.4 雙積分型A/D轉(zhuǎn)換器
6.2.5 ADC的主要技術(shù)指標(biāo)
本章小結(jié)
習(xí)題
技能訓(xùn)練
知識(shí)拓展
第7章 可編程邏輯器件
本章導(dǎo)讀
7.1 半導(dǎo)體存儲(chǔ)器件
7.1.1 只讀存儲(chǔ)器(ROM)
7.1.2 隨機(jī)存取存儲(chǔ)器(RAM)
7.2 可編程邏輯器件概述
7.2.1 PLD概述
7.2.2 可編程邏輯陣列PLA
7.2.3 通用陣列邏輯GAL
本章小結(jié)
習(xí)題
知識(shí)拓展
附錄
附錄Ⅰ EWB簡(jiǎn)介
附錄Ⅱ 常用集成電路
參考文獻(xiàn)