高職高專“十二五”規(guī)劃精品教材:數字電子技術(2013版)
定 價:19 元
- 作者:蔣卓勤 著
- 出版時間:2013/1/1
- ISBN:9787560618302
- 出 版 社:西安電子科技大學出版社
- 中圖法分類:TN79
- 頁碼:194
- 紙張:銅版紙
- 版次:1
- 開本:16開
《高職高!笆濉币(guī)劃精品教材:數字電子技術(2013版)》根據高職高專電子技術課程教學要求編寫。全書充分體現了職業(yè)教育的特點和要求,力求做到理論與實際緊密結合,通俗易懂,好學實用。《高職高!笆濉币(guī)劃精品教材:數字電子技術(2013版)》共分8章,內容包括數字邏輯基礎、邏輯門電路、組合邏輯電路、小規(guī)模時序電路及其應用、中規(guī)模時序模塊及其應用、數/模和模/數轉換器原理與應用、存儲器與可編程邏輯器件、脈沖單元電路。
《高職高!笆濉币(guī)劃精品教材:數字電子技術(2013版)》可作為各類高職高專院校電氣、自動化、機電等專業(yè)的教材或參考書,也可供相關專業(yè)工程技術人員參考。
第1章 數字邏輯基礎
1.1 數字信號與數字電路
1.1.1 模擬量與數字量
1.1.2 數字信號和數字電路
1.2 數制與編碼
1.2.1 數制
1.2.2 數制間的轉換
1.2.3 編碼
1.3 邏輯代數的基本定律與規(guī)則
1.3.1 邏輯變量與邏輯函數
1.3.2 基本邏輯運算
1.3.3 邏輯代數的基本定律
1.3.4 邏輯代數的三個基本規(guī)則
1.3.5 邏輯函數的公式化簡法
1.4 邏輯函數的卡諾圖化簡
1.4.1 邏輯函數的最小項表達式
1.4.2 邏輯函數的卡諾圖表示法
1.4.3 邏輯函數的卡諾圖化簡法
1.4.4 包含任意項的邏輯函數的化簡
本章小結
習題
第2章 邏輯門電路
2.1 常用邏輯門
2.1.1 基本邏輯門
2.1.2 復合邏輯門
2.2 TTL邏輯門
2.2.1 TTL與非門電路組成
2.2.2 工作原理
2.2.3 TTL與非門的外部特性
2.2.4 其它邏輯功能的TTL門電路
2.3 MOS門電路
2.3.1 NMOS電路
2.3.2 CMOS電路
2.4 集成電路使用常識
2.4.1 TTL電路使用常識
2.4.2 CMOS電路使用常識
2.5 邏輯門電路的計算機仿真實驗
本章小結
習題
第3章 組合邏輯電路
3.1 組合電路的分析與設計
3.1.1 組合電路的分析
3.1.2 組合電路設計簡介
3.2 中規(guī)模組合邏輯模塊及其應用
3.2.1 加法器
3.2.2 數字比較器
3.2.3 編碼器
3.2.4 譯碼器
3.2.5 數據選擇器
3.3 組合電路的競爭與冒險
3.3.1 競爭與冒險
3.3.2 競爭與冒險的判斷
3.3.3 消除冒險的方法
3.4 組合電路的計算機仿真實驗
本章小結
習題
第4章 小規(guī)模時序電路及其應用
4.1 觸發(fā)器
4.1.1 基本RS觸發(fā)器
4.1.2 時鐘RS觸發(fā)器
4.1.3 時鐘D觸發(fā)器
4.2 集成觸發(fā)器
4.2.1 JK觸發(fā)器
4.2.2 D觸發(fā)器
4.2.3 T觸發(fā)器
4.2.4 觸發(fā)器的直接置位和直接復位
4.3 同步時序電路的分析
第6章數/模和模/數轉換器原理與應用
第5章 中規(guī)模時序模塊及其應用 101?
5.1 中規(guī)模集成計數器及應用 101?
5.1.1 二-五-十進制計數器74LS90 101?
5.1.2 四位二進制計數器74LS161 108?
5.2 中規(guī)模寄存器[JY!112?
5.2.1 寄存器[JY。〗112?
5.2.2 移位寄存器74LS194 113?
5.3 時序電路的計算機仿真 118?
本章小結[JY!120?
習題[JY。〗120?
6.1 數/模轉換器(DAC)
6.1.1 DAC的主要技術參數
6.1.2 常用的D/A轉換技術
6.1.3 典型DAC器件及其應用
6.2 模/數轉換器(ADC)
6.2.1 A/D轉換的一般過程
6.2.2 ADC的主要技術參數
6.2.3 常用A/D轉換技術
6.2.4 典型集成ADC器件及其應用
6.3 A/D、D/A轉換器的計算機仿真
本章小結
習題
第7章 存儲器與可編程邏輯器件
7.1 隨機存儲器RAM
7.1.1 RAM的存儲單元
7.1.2 RAM的結構
7.1.3 RAM的擴展
7.2 可編程邏輯器件PLD
7.2.1 可編程邏輯器件PLD的分類
7.2.2 PLD器件的簡化表示方法
7.2.3 PLD器件的基本結構
7.3 只讀存儲器ROM和可編程邏輯陣列PLA
7.3.1 ROM的基本原理
7.3.2 ROM在組合邏輯設計中的應用
7.3.3 ROM的編程及分類
7.3.4 可編程邏輯陣列PLA
7.4 PAL、 GAL的原理及應用
7.4.1 可編程陣列邏輯PAL
7.4.2 GAL的原理
7.4.3 GAL的編程及應用
7.5 HDPLD原理
7.5.1 陣列型HDPLD
7.5.2 單元型HDPLD
7.5.3 在系統(tǒng)編程技術和邊界掃描技術簡介
本章小結
習題
第8章 脈沖單元電路
8.1 555定時器
8.1.1 芯片的電路結構
8.1.2 芯片的功能
8.2 施密特觸發(fā)器
8.2.1 施密特觸發(fā)器的特點
8.2.2 由555定時器構成的施密特觸發(fā)器
8.2.3 施密特觸發(fā)器的應用
8.3 多諧振蕩器
8.3.1 與非門組成的多諧振蕩器
8.3.2 由555定時器構成的多諧振蕩器
8.3.3 多諧振蕩器的應用
8.4 單穩(wěn)態(tài)觸發(fā)器
8.4.1 單穩(wěn)態(tài)觸發(fā)器的特點
8.4.2 由555定時器構成的單穩(wěn)態(tài)觸發(fā)器
8.4.3 單穩(wěn)態(tài)觸發(fā)器的應用
8.5 555定時電路的計算機仿真
本章小結
習題
參考文獻