微型計(jì)算機(jī)技術(shù) (第3版)
定 價(jià):42 元
叢書名:面向21世紀(jì)課程教材 , 普通高等教育“十一五”國家級規(guī)劃教材
- 作者:孫德文 著
- 出版時(shí)間:2010/7/1
- ISBN:9787040295764
- 出 版 社:高等教育出版社
- 中圖法分類:TP368.1
- 頁碼:486
- 紙張:膠版紙
- 版次:3
- 開本:16開
《微型計(jì)算機(jī)技術(shù)(第3版)》第1版是面向21世紀(jì)課程教材中的“體系結(jié)構(gòu)-組成原理-微機(jī)技術(shù)”系列教材之一,第3版教材被列入普通高等教育“十一五”國家級規(guī)劃教材。編者根據(jù)近10年的教學(xué)實(shí)踐,結(jié)合微型計(jì)算機(jī)技術(shù)發(fā)展的特點(diǎn)及趨勢,對前兩版教材內(nèi)容進(jìn)行篩選和重新整合,使第3版教材在結(jié)構(gòu)和內(nèi)容上都有相應(yīng)的變動(dòng)。
全書分為3個(gè)部分;A(chǔ)篇:論述微處理器的軟/硬件特性、存儲(chǔ)器的基本接口技術(shù)以及輸入輸出的基本理論和技術(shù)。應(yīng)用篇:論述微型計(jì)算機(jī)系統(tǒng)中常用的支持芯片和接口芯片的特性及其應(yīng)用、各種系統(tǒng)總線的特性及應(yīng)用、實(shí)用接口技術(shù),應(yīng)用實(shí)例也做了較多的調(diào)整與補(bǔ)充。提高篇:論述32位與64位處理器的軟/硬件特性以及多核芯片的特點(diǎn)。
《微型計(jì)算機(jī)技術(shù)(第3版)》可作為高等學(xué)校計(jì)算機(jī)及相關(guān)專業(yè)的相關(guān)課程的教材,也可供從事計(jì)算機(jī)應(yīng)用的工程技術(shù)人員使用。
本書第3版為面向21世紀(jì)課程教材和普通高等教育“十一五”國家級規(guī)劃教材。第3版教材在前兩版教材內(nèi)容的基礎(chǔ)上,根據(jù)編者近10年的教學(xué)實(shí)踐,結(jié)合微型計(jì)算機(jī)技術(shù)發(fā)展的特點(diǎn)及趨勢,對原教材的內(nèi)容進(jìn)行篩選和重新整合,在結(jié)構(gòu)和內(nèi)容上都有相應(yīng)的變動(dòng)。
全書分為3個(gè)部分。基礎(chǔ)篇:論述微處理器的軟/硬件特性、存儲(chǔ)器的基本接口技術(shù)以及輸入輸出的基本理論和技術(shù)。應(yīng)用篇:論述微型計(jì)算機(jī)系統(tǒng)中常用的支持芯片和接口芯片的特性及其應(yīng)用、各種系統(tǒng)總線的特性及應(yīng)用、實(shí)用接口技術(shù),應(yīng)用實(shí)例也做了較多的調(diào)整與補(bǔ)充。提高篇:論述32位與64位處理器的軟/硬件特性以及多核芯片的特點(diǎn)。
第3版教材保留了第1版與第2版教材的特點(diǎn),既考慮微型計(jì)算機(jī)技術(shù)的發(fā)展,又顧及教材使用的連續(xù)性、突出應(yīng)用能力、減少內(nèi)容重復(fù),除此之外,還具有優(yōu)化課程結(jié)構(gòu)、精練教學(xué)內(nèi)容、拓寬專業(yè)基礎(chǔ)、跟蹤新型技術(shù)和方便師生教與學(xué)的特點(diǎn)。其中基礎(chǔ)篇占40%、應(yīng)用篇占45%,提高篇占15%。3個(gè)部分既有連續(xù)性,又有相對的獨(dú)立性,使教材可以面向不同層面、不同培養(yǎng)目標(biāo)的學(xué)校中計(jì)算機(jī)專業(yè)及相關(guān)專業(yè)的教學(xué)要求,各學(xué)?筛鶕(jù)本校學(xué)生的特點(diǎn)及不同的培養(yǎng)目標(biāo),選用其中有關(guān)內(nèi)容組織教學(xué),為不同要求的各類學(xué)校的“微型計(jì)算機(jī)技術(shù)”課程的教學(xué)提供方便。
在第2版教材出版時(shí),編者已把全書的電子教案以及全部習(xí)題解答交給高等教育出版社,作為教材的配套教學(xué)資源,放在高等教育出版社的網(wǎng)站上,供任課教師下載使用。第3版教材將進(jìn)一步加強(qiáng)這些教學(xué)資源的建設(shè),并準(zhǔn)備編寫配套的學(xué)習(xí)指導(dǎo)與習(xí)題解答。
第3版教材在修訂過程中得到上海交通大學(xué)軟件學(xué)院傅育熙院長和蔣建偉副院長的大力支持,在此表示誠摯的謝意。
本書前兩版教材在使用的過程中,受到了廣大師生的普遍關(guān)注,其間收到不少讀者的來信,對教材的取材和寫法給予肯定和鼓勵(lì),并提出不少寶貴意見和建議,對此,編者表示衷心的感謝,同時(shí)希望得到更多的批評和意見。
孫德文,1962年畢業(yè)于上海交通大學(xué)無線電系,畢業(yè)后留校任教,從事模擬電子技術(shù)、數(shù)字電子技術(shù)、計(jì)算機(jī)組成、微型計(jì)算機(jī)原理和接口技術(shù)等課程的教學(xué)工作。他曾獲全國教學(xué)成果二等獎(jiǎng)和寶鋼優(yōu)秀教師獎(jiǎng),編寫并出版《微機(jī)系統(tǒng)硬件教程》、《微型計(jì)算機(jī)軟硬件實(shí)用技術(shù)》、《微型計(jì)算機(jī)原理及應(yīng)用》、《微型計(jì)算機(jī)及其接口技術(shù)》、《微型計(jì)算機(jī)技術(shù)》和《計(jì)算機(jī)硬件技術(shù)(上、下冊)》等十余種教材。
第1章 微型計(jì)算機(jī)系統(tǒng)的構(gòu)成
1.1 微處理器、微型計(jì)算機(jī)和微型計(jì)算機(jī)系統(tǒng)
1.1.1 傳統(tǒng)定義
1.1.2 微型計(jì)算機(jī)的硬件——主機(jī)和外圍設(shè)備
1.2 微型計(jì)算機(jī)系統(tǒng)的總線結(jié)構(gòu)
1.2.1 微處理器的典型結(jié)構(gòu)
1.2.2 微型計(jì)算機(jī)的基本結(jié)構(gòu)
1.2.3 用三類總線構(gòu)成的微型計(jì)算機(jī)系統(tǒng)
習(xí)題
第2章 8086微處理器
2.1 8086微處理器的結(jié)構(gòu)
2.1.1 執(zhí)行部件和總線接口部件
2.1.2 8086的編程結(jié)構(gòu)
2.1.3 8086系統(tǒng)中的存儲(chǔ)器組織及物理地址的形成
2.2 8086微處理器的引腳功能
2.2.1 引腳功能說明
2.2.2 8088引腳與8086引腳的不同之處
2.3 8086微處理器的基本時(shí)序
2.3.1 指令周期、總線周期和時(shí)鐘周期
2.3.2 幾種基本時(shí)序的分析
習(xí)題
第3章 8086的匯編語言程序設(shè)計(jì)
3.1 8086的指令系統(tǒng)
3.1.1 8086指令的尋址方式
3.1.2 8086指令簡析
3.2 匯編語言的基本語法
3.2.1 匯編語言源程序的格式
3.2.2 常量、標(biāo)識(shí)符和表達(dá)式
3.2.3 指示性語句
3.2.4 指令性語句
3.2.5 宏指令
3.3 匯編語言程序設(shè)計(jì)基礎(chǔ)
3.3.1 概述
3.3.2 順序結(jié)構(gòu)程序
3.3.3 分支結(jié)構(gòu)程序
3.3.4 循環(huán)結(jié)構(gòu)程序
3.3.5 子程序
3.3.6 匯編語言程序舉例
3.3.7 DOS系統(tǒng)功能調(diào)用和ROMBIDS中斷調(diào)用
習(xí)題
第4章 內(nèi)存儲(chǔ)器接口的基本技術(shù)
4.1 三種典型的半導(dǎo)體存儲(chǔ)芯片
4.1.1 存儲(chǔ)器的分類
4.1.2 半導(dǎo)體存儲(chǔ)器芯片的發(fā)展
4.1.3 半導(dǎo)體存儲(chǔ)器的結(jié)構(gòu)框圖
4.1.4 半導(dǎo)體存儲(chǔ)器的主要技術(shù)指標(biāo)
4.1.5 三種半導(dǎo)體存儲(chǔ)器芯片簡介
4.2 內(nèi)存儲(chǔ)器接口的基本技術(shù)
4.2.1 8位微型計(jì)算機(jī)系統(tǒng)中的存儲(chǔ)器接口
4.2.2 DRAM的連接
4.3 16位微型計(jì)算機(jī)系統(tǒng)中的內(nèi)存儲(chǔ)器接口
4.3.1 16位微型計(jì)算機(jī)系統(tǒng)中的奇偶分體
4.3.2 8086的存儲(chǔ)器訪問操作
4.3.3 16位微型計(jì)算機(jī)系統(tǒng)中存儲(chǔ)器接口舉例
習(xí)題
第5章 輸入輸出基本技術(shù)
5.1 輸入輸出概述
5.1.1 外設(shè)接口的功能及組成
5.1.2 I/O接口與I/O端口
5.1.3 IN/OUT指令
5.1.4 I/O端口的編址方式
5.2 輸入輸出的控制方式
5.2.1 主機(jī)對外設(shè)的管理方式
5.2.2 程序控制傳送方式
5.2.3 直接存儲(chǔ)器存取傳送方式
5.3 8086的中斷系統(tǒng)
5.3.1 外部中斷
5.3.2 內(nèi)部中斷
5.3.3 中斷向量表
5.4 I/O接口中的中斷控制電路
5.4.1 CPU與多個(gè)中斷源的連接
5.4.2 中斷源的識(shí)別
5.4.3 中斷優(yōu)先級
5.4.4 中斷傳送方式的接口電路
5.5 I/O接口芯片概述
5.5.1 I/O接口電路的發(fā)展與分類
5.5.2 簡單的I/O接口芯片
5.5.3 簡單的I/O接口芯片應(yīng)用舉例
習(xí)題
第二部分 應(yīng)用篇
第6章 可編程并行接口芯片和串行接口芯片
6.1 并行接口與串行接口
6.1.1 可編程接口芯片概述
6.1.2 并行接口、串行接口和模擬接口
6.2 可編程并行接口芯片8255A
6.2.1 8255A的結(jié)構(gòu)和引腳功能
6.2.2 8255A的工作方式
6.2.3 8255A的初始化
6.2.4 8255A的應(yīng)用舉例
6.2.5 16位微型計(jì)算機(jī)系統(tǒng)中的并行接口
6.3 可編程串行接口芯片8251
6.3.1 串行通信概述
6.3.2 串行接口原理
6.3.3 可編程通信接口8251ALISART
6.3.4 RS-232C串行通信總線
習(xí)題
第7章 可編程定時(shí)器/計(jì)數(shù)器
7.1 可編程定時(shí)器/計(jì)數(shù)器的典型結(jié)構(gòu)和基本工作原理
7.2 可編程定時(shí)器/計(jì)數(shù)器8253-5
7.2.1 8253-5的結(jié)構(gòu)及功能
7.2.2 8253-5的工作方式
7.2.3 8253-5的初始化
7.2.4 8253-5的應(yīng)用舉例
習(xí)題
第8章 模擬接口
8.1 模擬接口概述
8.1.1 控制系統(tǒng)中的模擬接口
8.1.2 采樣/保持電路
8.1.3 量化與編碼
8.1.4 模數(shù)轉(zhuǎn)換器的性能指標(biāo)
8.1.5數(shù)模轉(zhuǎn)換器的性能指標(biāo)
8.2 數(shù)模轉(zhuǎn)換器DAC0832其接口
8.2.1 芯片簡介
8.2.2 數(shù)模轉(zhuǎn)換器芯片的輸出電路
8.2.3 數(shù)模轉(zhuǎn)換器與微處理器的接口
8.3 模數(shù)轉(zhuǎn)換器ADC0809
及其接口
8.3.1 芯片簡介
8.3.2 ADC0809與微處理器的連接
8.3.3 應(yīng)用舉例
習(xí)題
第9章 計(jì)算機(jī)系統(tǒng)中的支持芯片
9.1 時(shí)鐘發(fā)生器芯片
9.1.1 時(shí)鐘發(fā)生器芯片的引出
9.1.2 時(shí)鐘發(fā)生器8284.A的電路組成
9.2 總線控制器芯片
9.2.1 總線控制器芯片的引出
9.2.2 總線控制器8288的電路組成
9.3 可編程中斷控制器8259A
9.3.1 8259A的內(nèi)部結(jié)構(gòu)與功能
9.3.2 8259A的初始化命令字及其編程
9.3.3 8259A的操作命令字及其編程
9.3.4 8259A的應(yīng)用舉例
9.4 可編程DMA控制器8237A
9.4.1 8237A的結(jié)構(gòu)與功能
9.4.2 8237A的DMA操作和傳送類型
9.4.3 8237A的編程和應(yīng)用
習(xí)題
第10章 總線
10.1 總線概述
10.1.1 總線和總線標(biāo)準(zhǔn)
10.1.2 總線的分類
10.1.3 總線通信協(xié)議
10.1.4 總線仲裁
10.1.5 總線的負(fù)載能力
10.2 從PC/XT總線到EISA總線
10.3 PCI總線
10.3.1 PcI總線的由來及特征
10.3.2 橋接器與配置空間
10.3.3 PcI總線信號(hào)
10.3.4 PCI總線傳輸簡介
10.3.5 PCI總線的發(fā)展
10.4 IEEE-488總線
習(xí)題
第11章 微型計(jì)算機(jī)系統(tǒng)實(shí)用
11.1 主板
11.1.1 主板作用概述
11.1.2 常規(guī)主板、一體化主板和整合主板
11.1.3 主板的主要組成部件和接口
11.1.4 CPU芯片及其插座的相關(guān)知識(shí)
11.2 芯片組
11.2.1 芯片組的功能
11.2.2 芯片組的組成
11.2.3 南北橋結(jié)構(gòu)與Hub結(jié)構(gòu)
11.3 內(nèi)存條
11.3.1 內(nèi)存條的組成
11.3.2 內(nèi)存條插槽
11.4 IDE接口
11.4.1 IDE接口的基本特征
11.4.2 數(shù)據(jù)傳送的方式
11.4.3 IDE接口信號(hào)
11.4.4 各種IDE接口標(biāo)準(zhǔn)
11.4.5 SATA標(biāo)準(zhǔn)
11.5 SCSI
11.5.1 SCSI接口的由來
11.5.2 各種SCSI接口標(biāo)準(zhǔn)
11.5.3 SCSI信號(hào)定義
11.6 USB
11.6.1 IJSB概述
11.6.2 LJSB的連接方法
11.6.3 LJSB的特點(diǎn)
11.6.4 I_JSB接口設(shè)計(jì)概述
11.7 IEEE1394
11.7.1 IEEE1394串行接口標(biāo)準(zhǔn)
11.7.2 IEEE1394規(guī)范
11.7.3 1394卡概述
11.8 AGP
11.8.1 AGP的特點(diǎn)
11.8.2 應(yīng)用時(shí)應(yīng)注意的問題
11.9 即插即用
11.9.1 問題的提出
11.9.2 即插即用功能簡述
習(xí)題
第三部分 提高篇
第12章 32為微處理器的硬件特點(diǎn)
12.1 32位微處理器的基本結(jié)構(gòu)
12.1.1 Intel80386微處理器的基本結(jié)構(gòu)
12.1.2 Intel80·486微處理器的基本結(jié)構(gòu)
12.1.3 IntelPentium微處理器的基本結(jié)構(gòu)
12.1.4 IntelPentiumPro微處理器的主要特點(diǎn)
12.1.5 IntelPentiumMMX微處理器的主要特點(diǎn)
12.1.6 IntelPentiumⅡ微處理器的主要特點(diǎn)
12.1.7 IntelPentiumⅢ微處理器的主要特點(diǎn)
12.1.8 IntelPentitum4微處理器的主要特點(diǎn)
12.1.9 IntelPentiumM微處理器的主要特點(diǎn)
12.2 32位微處理器的編程結(jié)構(gòu)
12.2.1 基本結(jié)構(gòu)寄存器
12.2.2 系統(tǒng)級寄存器
12.2.3 調(diào)試寄存器和測試寄存器
12.2.4 浮點(diǎn)寄存器
12.3 32位微處理器的引腳功能
12.3.1 80386微處理器的引腳功能
12.3.2 Pentium微處理器的引腳功能簡介
12.4 32位微處理器的基本時(shí)序
習(xí)題
第13章 32位微處理器的軟件特點(diǎn)
13.1 32位微處理器的存儲(chǔ)器管理
13.1.1 80386的工作方式
……
第14章 64微處理器
第15章 多核芯片簡介
參考文獻(xiàn)